»ó´Ü¿©¹é
HOME »êÇп¬°ü
³×Æнº "±âÆÇ ¾ø´Â ÃʼÒÇü SiP ù ¾ç»ê ¡¦ ¹ÝµµÃ¼ ±â¼ú Çõ½Å °­È­"

ûÁÖ ¿ÀâÀÇ ½Ã½ºÅÛ ¹ÝµµÃ¼ ÆÐŰ¡ Àü¹® ±â¾÷ ³×Æнº°¡ 1¿ù 19ÀÏ nSiP°¡ Àû¿ëµÈ Á¦Ç°À» Ã¹ ¾ç»ê ÃâÇÏÇß´Ù°í 20ÀÏ ¹àÇû´Ù.

À̹ø¿¡ ³×Æнº°¡ ¾ç»ê Àû¿ëÇÑ Á¦Ç°Àº ÆÄ¿ö ½ºÀ§Ä¡ ¸ðµâ(Power switch module)·Î substrate-less ÆÐÅ°Áö¸¦ ±¸ÇöÇѠù »ç·ÊÀÌ´Ù.

³×Æнº´Â µð¹ÙÀ̽º °í»ç¾çÈ­¿¡ ÇÊ¿äÇÑ ÁýÀûµµ Çâ»ó ¹× Ä¨»çÀÌÁî Ãà¼Ò µî °í°´ ¿ä±¸¿¡ µû¶ó ÆÄ¿ö µð¹ÙÀ̽º¿¡´Â ÃÖÃʷΠ±âÆÇ(Substrate)À» ¹èÁ¦ÇÑ nSiP ¼Ö·ç¼ÇÀ» Àû¿ëÇß´Ù.

³×Æнº °íÀ¯ ±â¼úÀΠnSiP (System in Package)´Â Àç¹è¼±(Redistribution Layer, RDL) ±â¼úÀ» È°¿ë, ±âÆÇ°ú ¿ÍÀ̾ ¹èÁ¦ÇÑ ¿þÀÌÆÛ ·¹º§ ÆÐÅ°Áö ±â¹ÝÀÇ ÃʼÒÇü ¸ÖƼĨ ¸ðµâ(Multi-chip module) ¼Ö·ç¼ÇÀÌ´Ù.

ÀÌ ±â¼úÀº ±âÆÇ µîÀÇ ºÎÇ°À» »ç¿ëÇÏÁö ¾Ê±â ¶§¹®¿¡ ±âÁ¸ ÆÐÅ°Áö ´ëºñ 1/3 ¼öÁØÀ¸·Î ÀÛ°Ô ¸¸µé ¼ö ÀÖ°í, ½ÅÈ£ Àü´Þ °Å¸®°¡ 30% ÀÌ»ó Âª¾ÆÁ® Ä¨ÀÇ ¼º´É ¶ÇÇÑ Çâ»ó½Ãų ¼ö ÀÖ´Ù.

¡ã ¢ß³×Æнº »ç¿Á Àü°æ.

¶ÇÇÑ ÃÖ±Ù °ø±Þ À̽´°¡ µÇ°í Àִ ¼­ºê½ºÆ®·¹ÀÌÆ® µî °í°¡ ºÎÇ°ÀÇ ¼ö±Þ ¿µÇâÀ» ¹ÞÁö ¾Ê¾Æ Àå±âÀûÀ¸·Î ¾ÈÁ¤ÀûÀΠ°ø±Þ¸Á °ü¸®¸¦ ÇÒ ¼ö ÀÖ´Ù.

³×Æнº ¹ÝµµÃ¼»ç¾÷ºÎ ±è³²Ã¶ »çÀåÀº "À̹ø ¾ç»êÀ» ÅëÇØ °í°´ ¿ä±¸ »çÇ×ÀΠµð¹ÙÀ̽ºÀÇ ¼ÒÇüÈ­¿Í ¼º´É Çâ»óÀ» ¼º°øÀûÀ¸·Î ±¸ÇöÇß´Ù"¸ç "À̹ø Á¦Ç° Àû¿ëÀ» ½ÃÀÛÀ¸·Î ¼­ºê½ºÆ®·¹ÀÌÆ® ±â¹ÝÀÇ SiP Á¦Ç°À» ´ëüÇϴ ÷´Ü ¼Ö·ç¼ÇÀ¸·Î¼­ nSiPÀÇ È°¿ëÀÌ Àû±Ø È®´ëµÉ °ÍÀ¸·Î ±â´ëÇÑ´Ù"°í ¸»Çß´Ù.

ÇÑÆí ½ÃÀåÁ¶»ç¾÷ü Yole¿¡ µû¸£¸é Àüü SiP ÆÐÅ°Áö ½ÃÀåÀº 2026³â±îÁö 190¾ï´Þ·¯ ±Ô¸ð·Î ¼ºÀåÇÒ °ÍÀ¸·Î Àü¸ÁÇÏ°í ÀÖ´Ù.

ÇÑÆí ³×Æнº´Â 1990³â Ä³¹ÌÄà»ç¾÷À» ½ÃÀÛÀ¸·Î 2004³â ¹ÝµµÃ¼¿ë ¼Ö´õ ¹üÇΠ±â¼ú·Î ¹Ì±¹Æ¯Çã±ÇÀ» ÃëµæÇß°í, Ç÷¹ÀÌÆà¹üÇΠ¹× WLP (Wafer Level Package), FOWLP (Fan-out WLP), PLP (Panel Level Package) µîÀÇ ±â¼úÀ» ÃÖÃʷΠ»ó¿ëÈ­Çϸ砽ÃÀå¿¡ ÀÚ¸®¸Å±èÇØ ¿Ô´Ù.

¶ÇÇÑ 2019³â ¹ÝµµÃ¼ Å×½ºÆ® Àü¹® ±â¾÷À» ¼³¸³ÇØ ±Û·Î¹ú Ã·´Ü ¹ÝµµÃ¼ ÆÐŰ¡ ºÐ¾ßÀÇ ¸®´õ½ÊÀ» °­È­ÇØ ³ª°¡°í ÀÖ´Ù.

ÃæûºñÁî  cbiz0419@naver.com

<ÀúÀÛ±ÇÀÚ © ÃæûºñÁî, ¹«´Ü ÀüÀç ¹× Àç¹èÆ÷ ±ÝÁö>

ÃæûºñÁîÀÇ ´Ù¸¥±â»ç º¸±â
iconÀαâ±â»ç
±â»ç ´ñ±Û 0°³
Àüüº¸±â
ù¹ø° ´ñ±ÛÀ» ³²°ÜÁÖ¼¼¿ä.
Back to Top